总线端数字总线开关逻辑电路85代表什么意思

51子系列:基本型根据片内ROM的配置,对应的芯片为8031、8051、8751、8951

52子系列:增强型根据片内ROM的配置,对应的芯片为8032、8052、8752、8952

  这两大系列单片机的主要硬件特性如下表:


    从上表Φ可以看到8031、8031、8032、80C32片内是没有ROM的,对应着上表看我们可以发现,51系列的单片机的RAM大小为128B52系列的RAM大小为256B,51系列的计数器为两个16位的52系列的计数器为三个16位计数器。51系列的中断源为5个52系列的中断源为6个。

  80C51单片机是在8051的基础上发展起来的也就是说在单片机的发展過程中是先有8051,然后才有80C51的

  8051单片机与80C51单片机从外形看是完全一样的,其指令系统、引脚信号、总线等完全一致(完全兼容)也就昰说在8051下开发的软件完全可以在80C51上应用,反过来在89C51下开发的软件也可以在8051上应用。这两种单片机是完全可移植的

既然这两种单片机外形及内部结构都一样,那它们之间的主要差别在哪里呢

  8051与80C51单片机的主要差别就在于芯片的制造工艺上。80C51的制造工艺是在8051基础上进行叻改进

  8051系列单片机采用的是HMOS工艺:高速度、高密度;

  80C51系列单片机采用的是CHMOS工艺:高速度、高密度、低功耗;

  也就是说80C51单片機是一种低功耗单片机。

总线: 指能为多个部件服务的信息传送线在微机系统中各个部件通过总线相互通信。


地址总线(AB):地址总线是单向的用于传送地址信息。地址总线的宽度为16位因此基外部存储器直接寻址64K,16位地址总线由P0口经地址锁存器提供低8位地址(A0~A7)P2口直接提供高8位地址(A8~A15)。


数据总线(DB):一般为双向用于CPU与存储器,CPU与外设、或外设与外设之间传送数据信息(包括实际意義的数据和指令码)数据总线宽度为8位,由P0口提供


控制总线(CB):是计算机系统中所有控制信号的总称,在控制总线中传送的是控制信息由P3口的第二功能状态和4根独立的控制总线,RESET、EA、ALE、PSEN组成

存储器:用来存放计算机中的所有信息:包括程序、原始数据、运算的中間结果及最终结果等。
只读存储器(ROM):只读存储器在使用时只能读出而不能写入,断电后ROM中的信息不会丢失因此一般用来存放一些凅定程序,如监控程序、子程序、字库及数据表等ROM按存储信息的方法又可分为以下几种:

1、掩膜ROM:  掩膜ROM也称固定ROM,它是由厂家编好程序写入ROM(称固化)供用户使用用户不能更改内部程序,其特点是价格便宜

2、可编程的只读存储器(PROM):  它的内容可由用户根据洎已所编程序一次性写入,一旦写入只能读出,而不能再进行更改这类存储器现在也称为OTP(Only Time Programmable)。

3、可改写的只读存储器EPROM:  前两种ROM呮能进行一次性写入因而用户较少使用,目前较为流行的ROM芯片为EPROM因为它的内容可以通过紫外线照射而彻底擦除,擦除后又可重新写入噺的程序

4、可电改写只读存储器(EEPROM):EEPROM可用电的方法写入和清除其内容,其编程电压和清除电压均与微机CPU的5V工作电压相同不需另加电壓。它既有与RAM一样读写操作简便又有数据不会因掉电而丢失的优点,因而使用极为方便现在这种存储器的使用最为广泛。

5、随机存储器(RAM):  这种存储器又叫读写存储器它不仅能读取存放在存储单元中的数据,还能随时写入新的数据写入后原来的数据就丢失了。断电后RAM中的信息全部丢失因些,RAM常用于存放经常要改变的程序或中间计算结果等信息


①静态SRAM:其特点是只要有电源加于存储器,数據就能长期保存


②动态DRAM:写入的信息只能保存若干ms时间,因此每隔一定时间必须重新写入一次,以保持原来的信息不变

6、可现场改寫的非易失性存储器:  这种存储器的特点是:从原理上看,它们属于ROM型存储器从功能上看,它们又可以随时改写信息作用又相当於RAM。所以ROM、RAM的定义和划分已逐渐的失去意义。

①快擦写存储器(FLASH)这种存储器是在EPROM和EEPROM的制造基础上产生的一种非易失性存储器其集成喥高,制造成本低于DRAM既具有SRAM读写的灵活性和较快的访问速度,又具有ROM在断电后可不丢失信息的特点所以发展迅速。

②铁电存储器FRAM它是利用铁电材料极化方向来存储数据的它的特点是集成度高,读写速度快成本低,读写周期短

时钟周期:计算机在时钟信号的作用下,以节拍方式工作因此必须有一个时钟发生电路,输入微处理器的时钟信号的周期称为时钟周期


机器周期:机器完成一个动作所需的時间称为机器周期,一般由一个或一个以上的时钟周期组成在我们讲述的MCS-51系列单片机中,一个机器周期由12个时钟周期组成
指令周期:執行一条指令(如“MOV A,#34H”该指令的含义是将立即数34H传送到微处理器内的累加器A中)所需时间称为指令周期,它由一个到数个机器周期组荿指令周期的长短取决于指令的类型,即指令将要进行的操作步聚及复杂程度

汇编: 是能完成一定任务的机器指令的集合。


二进制数: 呮有0和1两个数码基数为二。


16进制数: 采用0、1、2、3、4、5、6、7、8、9、A、B、C、D、E、F等16个数码其中A-F相应的十进数为10-15,基数是16


指令: 是计算机所能執行的一种基本操作的描述,是计算机软件的基本单元


字节:8位二进制数组成一个字节,在存储器中以字节为单位存储信息


字:2个字節组成一个字。


双字:2个字组成一个双字


补码:机器数可用不同的码制来表示,补码表示法是最常用的一种正数采用符号-绝对值表礻,即数的最高有效位为0数的其余部分则表示数的绝对值;负数的表示要麻烦一些,先写出与该负数相对应的正数的补码表示然后将其按位求反,最后在末位加1就可以得到该负数的补码表示了。


段地址:8086CPU将1MB的存储器空间分成许多逻辑段每个段最大限制为64KB,段地址就昰逻辑段在主存中的起始位置为了能用16位寄存器表示段地址,8086规定段地址必须是模16地址即为xxxx0H形式,省略低4位0段地址就可以用16位数据表示,它通常被保存在16位的段寄存器中


偏移地址:存单元距离段起始位置的偏移量简称偏移地址,由于限定每段不超过64KB所以偏移地址吔可以用16位数据表示。


物理地址:在1M字节的存储器里每一个存储单元都有一个唯一的20位地址,称为该存储单元的物理地址把段地址左迻4位再加上偏移地址就形成物理地址。


代码段:程序员在编制程序时要把存储器划分成段代码段用来存放程序的指令序列,代码段的段哋址存放在CS中指令指针寄存器IP指示代码段中指令的偏移地址,处理器利用CS:IP取得下一条要执行的指令


数据段:数据段存放当前运行程序所用的数据,数据段的段地址存放在DS中


附加段:附加段是附加的数据段,也用于数据的保存另外,串操作指令将附加段作为其目的操莋数的存放区域附加段的段地址存放在ES中。


堆栈段:堆栈段是堆栈所在的主存区域堆栈段的段地址存放在SS中,堆栈指针寄存器SP指示堆棧栈顶的偏移地址处理器利用SS:SP操作堆栈中的数据。


堆栈:堆栈是一个'后进先出'的主存区域位于堆栈段中,使用SS段寄存器记录其段地址它只有一个出入口,即当前栈顶栈顶是地址较小的一端(低端),它用堆栈指针寄存器SP指定堆栈有两种以字为单位的基本操作,对應两条基本指令:进栈指令PUSH和出栈指令POP


伪指令:汇编语言程序的语句除指令外还包括伪指令和宏指令,伪指令又称为伪操作它不象机器指令那样是在程序运行期间由计算机来执行的,它是在汇编程序对源程序汇编期间由汇编程序处理的操作完成诸如数据定义、分配存儲区、指示程序结束等功能。 


宏指令:宏是源程序中一段有独立功能的程序代码它只需要在源程序中定义一次,就可以多次调用调用時只需要用一个宏指令语句就可以了。宏指令是用户自定义的指令在编程时将多次使用的功能用一条宏指令来代替。 


子程序:子程序又稱为过程它相当于高级语言中的过程和函数。在一个程序的不同部分往往要用到类似的程序段,这些程序段的功能和结构形式都相同只是某些变量的赋值不同,此时就可以把这些程序段写成子程序形式以便需要时可以调用它;某些常用的特定功能的程序段也可编制荿子程序的形式供用户使用。 


中断:中断是一种使CPU中止正在执行的程序而转去处理特殊事件的操作这些引起中断的事件称为中断源,它們可能是来自外设的输入输出请求也可能是计算机的一些异常事故或其它内部原因。

中断处理程序:当中断发生时处理器中止当前正茬运行的程序,而转到处理特殊事件的程序段中去执行这种处理中断的子程序就是中断处理程序,又称为中断服务程序中断处理程序嘚入口地址被安排在中断向量表中。

System)例行程序驻留在ROM中的基本输入输出程序BIOS提供了系统加电自检、引导装入、主要I/O设备的处理程序以忣接口控制等功能模块来处理所有的系统中断。BIOS中断给程序员编程带来很大方便程序员不必了解硬件I/O接口的特性,可直接用指令设置参數然后中断调用BIOS中的程序。 


暂存器: 用来暂存由数据总线或通用寄存器送来的操作数并把它作为另一个操作数。


中断: 中断是单片机实时哋处理内部或外部事件的一种内部机制当某种内部或外部事件发生时,单片机的中断系统将迫使CPU暂停正在执行的程序转而去进行中断倳件的处理,中断处理完毕后又返回被中断的程序处,继续执行下去


掉电保护: 指在正常供电电源掉电时,迅速用备用直流电源供电鉯保证在一段时间内信息不会丢失,当主电源恢复供电时又自动切换为主电源供电。


寄存器寻址: 操作数在寄存器中由指令操作码中的rrr彡位的值和PSW中RS1及RS0的状态,选中某个工作寄存器区的某个寄存器然后进行相应的指令操作。


波特率: 即每秒钟传送二进制数的位数 波特率樾高,数据传输的速度越快


D/A转换: 即将二进制数量转换成与其量值成正比的电流信号或电压信号。


A/D转换: 即将模拟量转换成相应的数字总线開关逻辑电路量然而送计算机处理。


串行方式: 指数据的各位分时传送只需一条数据线,外加一条公共信号地线和若干条控制信号线


並行方式: 指数据的各位同时传送,每一条数据都需要一条传输线 


伪指令: 用于告诉汇编程序如何进行汇编的指令,它既不控制机器的操作吔不被汇编成机器代码只能为汇编程序所识别并指导汇编如何进行。


SLEEP MODI 睡觉模式: 保证程序内部运行但与外部的传输等动作已停止的一种運行模式。


linking 连接: 把编译后生成的 *.obj 文件与其它 *.obj文件合并成机器能识别的机器文件


I2C:输入与输出共用一条传输线,而时钟由另一条线控制的一種串行传输方式


SFR 特殊功能寄存器区: 8051 把 CPU 中的专用寄存器、并行端口锁存器、串行口与定时器/计数器内的控制寄存器集中安排到一个区域,離散地分布在地址从 80H 到 FFH 范围内这个区域称为特殊功能寄存器区 SFR。

      在逻辑电路中输入和输出只有两种状态,即高电平和低电平通常以邏辑“1”和“0”表示电平高低。

     是一个能够实现逻辑乘运算的、多端输入、单端输出的逻辑电路

  即如右边图所示,当开关A与B当中只囿全部闭合(即为高电平1)时才会有输出(即灯泡才会亮)所以在与门电路中,只有输入的全部条件为高电平“1”时输会有输出 
语言表达为:“有0出0,全1出1”

     是一个能够实现逻辑加运算的、多端输入、单端输出的逻辑电路

  即如右边图所示,当开关A与B当中只要有一個开关闭合(即为高电平1)时就会有输出(即灯泡才会亮)所以在或门电路中,只要输入的为高电平“1”就会有输出 
语言表达为:“囿1出1,全0出0” 

     是一个能够实现逻辑非运算的、单端输入、单端输出的逻辑电路。非就是反就是否定,也就是输入与输出的状态总是相反

  如右边图所示,当开关K断开时灯亮开关闭合时灯灭。如以开关断开为灯亮开关接通为灭为结果,则开关K与灯泡的因果关系为非逻辑关系 
语言表达为:“有0出1,有1出0”

      根据与门和非门的逻辑功能,可以列出与非门逻辑关系真值表其逻辑功能的特点是:“当輸入全为1,输出为0;只要输入有0输出就为1”。 真值表如下:

  根据或门和非门的逻辑功能可以列出与非门逻辑关系真值表。其逻辑功能的特点是:“当输入全为0输出为1;只要输入有1,输出就为0” 真值表如下:

      其逻辑功能的特点是:“当两个输入端一个为0,另一个為1时当两个输入端均为1或均为0时,输出为0” 真值表如下:


     异或门的作用是:把两路信号进行比较,判断是否相同当两路输入信号不哃,即一个为高电平一个为低电平时,输出为高电平反之当两个输出端信号相同时,即为高电平或低电平时输出为低电平”。

      触发器是计算机记忆装置的基本单元它具有把以前的输入‘记忆’下来的功能,一个触发器能储存一位二进制代码下面我们简单的来介绍計算机中常用的几中触发器。

     R-S触发器的逻辑符号如下图所示它有两个输入端,两个输出端其中,S为置位信号输入端R为复位信号输入端;Q和Q非为输出端。规定Q为高、Q非为低时该触发器为1状态;反之为0状态。其真值表如下

     D触发器又称数据触发器,它的逻辑符号如下图所示R、S分别为强制置0、置1端,触发器的状态是由时钟脉冲CLK上升沿到来时D端的状态决字当D=1时,触发器为1状态;反之为0状态其真值表如丅

     J-K触发器的逻辑符号如下,R、S分别为强制置0、置1端K为同步置0输入端,J为同步置1输入端触发器的状态是由时钟脉冲CLK下降沿到来时J、K端的狀态决定,其真值表如下


     J-K触发器的逻辑功能比较全面因此在各种寄存器、计算器、逻辑控制等方面应用最为广泛。但在某些情况如二進制计数、移位、累加等,多用D触发器由于D触发器线路简章,所以大量应用于移位寄存器等方面

      寄存器是由触发器组成的,一个触发器是一个一位寄存器多个触发器就可以组成一个多位的寄存器。由于寄存器在计算机中的作用不同从而被命名不同,常用的有缓冲寄存器、移位寄存器、计数器等下面我们就简单的来介绍下这些寄存器的电路结构及工作原理。

     它是用来暂存某个数据以便在适当的时間节拍和给定的计算步骤将数据输入或输出到其它记忆单元中去,下图是一个并行输入、并行输出的4位缓冲器的电路原理图它由4个D触发器组成。


    启动时先在清零端加清零脉冲,把各触发器置0即Q端为0。然后把数据加到触发器的D输入端,在CLK时钟信号作用下输入端的信息就保存在各触发器中(D0~D3)。

     移位寄存器能将所储存的数据逐位向左或向右移动以达到计算机运行过程中所需的功能,请看下图

  启动时先在清零端加清零脉冲,使触发器输出置0然后,第一个数据D0加到触发器1的串行输入端在第一个CLK脉冲的上升沿Q0=Q0,Q1=Q2Q3=Q0。其后第二个数據D1加到串行输入端,在第二个CLK脉冲到达时Q0=Q1,Q1=Q0Q2=Q3=0。以此类推当第四个CLK来到之后,各输出端分别是Q0=Q3Q1=Q2,Q2=Q1Q3=Q0。输出数据可用串行的形式取出也可用并行开式取出。

      计数器也是由若干个触发器组成的寄存器它的特点是能够把存款在其中的数据加1或减1。计数器的种类也很多囿行波计数器、同步计数器等,下面我们就以行波计数器向大家作个介绍
下图就是一个由J-K触发器组成的行波计数器的工作原理图。这种計数器的特点是:第一个时钟脉冲促使其最低有效位加1使其由0变1;第二个时钟脉冲促使最低有效位由1变0。同时推动第二位使其由0变1;哃理,第二位由1变0时又去推动第三位使其由0变1,这样有如水波前进一样逐位进位下去


    上图中各位的J、K输入端都是悬浮的,这相当于J、K輸入端都是置1的状态即各位都处于准备翻转的状态。只要时钟脉冲边沿一到最右边的触发器就会翻转,即Q由0转为1或由1转为0

上图中的這个计数器是4位的,因此可以计0~15的数如果要计更多的数,需要增加位数如8位计数器可计0~255的数,16位则可计0~65535的数

 为减少信息传输线的数目,大多数计算机中的信息传输线均采用总线形式即凡要传输的同类信息都走同一组传输线,且信息是分时传送的在计算机中一般有彡组总线,即数据总线、地址总线和控制总线为防止信息相互干扰,要求凡挂在总线上的寄存器或存储器等它的传输端不仅能呈现0、1兩个信息状态,而且还应能呈现第三种状态——高阻抗状态(又称高阻状态)即此时好像它们的输出被断开,对总线状态不起作用此時总线可由其它器件占用。三态门即可实现上述的功能它除具有输入输出端之外,还有一控制端请看下图。


    当控制端E=1时输出=输入,此时总线由该器件驱动总线上的数据由输入数据决定;

  当控制端E=0时,输出端呈高阻抗状态该器件对总线不起作用。当寄存器输出端接至三态门再由三态门输出端与总线连接起来,就构成三态输出的级冲寄存器如下图所示就是一个4位的三态输出缓冲寄存器。由于這里采用的是单向三态门所以数据只能从寄存器输出到数据总线。如果要实现双向传送则要用双向三态门。



      在这里有个问题问下大家前面我们已把触发器,寄存器的概念跟大家讲解了一下那么触发器、寄存器、存储器,这三者之间是一个什么样的关系呢

     答:通过湔面的学习,我们知道触发器是计算机记忆装置的基本单元一个触发器能储存一位二进制代码。寄存器是由触发器组成的一个触发器僦职一个一位的寄存器,多个触发器就可以组成一个多位的寄存器存储器是由大量寄存器组成的,其中每一个寄存器就称为一个存储单え它可以存放一个有独立意义的二进制代码。

喜欢本文的亲们欢迎点赞

内容提示:数字总线开关逻辑电蕗逻辑电路基础知识整理

文档格式:PDF| 浏览次数:74| 上传日期: 08:57:07| 文档星级:?????

全文阅读已结束如果下载本文需要使用

该用户还上传叻这些文档

参考资料

 

随机推荐